転職・求人情報の詳細をご覧になる場合は会員登録(無料)が必要です
部署・役職名 | 【勤務地:新宿】AFE(アナログフロントエンド)IC デジタル回路設計 |
---|---|
職種 | |
業種 | |
勤務地 | |
仕事内容 |
当社製品を支えるため、半導体による高品質・安定供給を提供し、各事業を支えることがミッションです。 今後の半導体の完全内製化とさらなる外販展開を見据えて、当社の社内・外に向けた電子機器・部品の設計・開発をご担当いただきます。 新規IC製品開発を立ち上げる業務となるため、お客様やプロセス技術者と打ち合わせする機会も多くあり、ビジネス展開に向けた企画提案業務などのキャリアアップ機会もあります。 ・当社スキャナー製品に使用されるAFE ICの新規製品向けデジタル回路設計 ・アルゴリズム開発・制御回路設計 ・仕様検討、評価論理回路設計・検証、レイアウト設計・検証、評価 【募集背景】 近年、スマートフォンをはじめとするモバイル機器だけでなく、新領域のIoT市場においても小型のタイミングデバイスが求められています。 当社では、独自のデバイス技術をコアに、水晶の「精」を極めたタイミングソリューション・センシングソリューションと、半導体の「省」を極めた省電力ソリューションにより、通信、電力、交通、製造がスマート化する社会をけん引するとともに、完成品の価値創造に貢献してまいりました。 今後は半導体の内製化と外販を見据えており、共に事業を推進いただける、次世代を担う人材を募集しています。 本来、外部から調達をする半導体を自社で開発・生産していくことは当社としても初の試みです。共に当社の発展に寄与いただくことを期待します。 【本ポジションの魅力】 ・協働推進できる能力、主体的なコミュニケーション能力が身につきます。 ・開発を進める中で、お客様やプロセス技術者と打ち合わせする機会も多くあり、企画提案・ビジネス創出などのキャリアアップが望めます 【グループのビジョン】 省・小・精の技術をコアに、特徴ある技術・製品で、 お客様のビジネスをサポートする半導体デバイスメーカーを目指していきます。 待機時電流を大幅にカットする低リークプロセス、システムのパワー効率を高めるアルゴリズム、低パワー・低電力化を極めたアナログ回路。 この3つのコアテクノロジーにより、私たちはお客様の期待を超えるようなアプリケーションへの発展を可能にするご提案をしていきます。 そして、お客様に役立つ最適化した製品・情報・サービスを最適なタイミングで提供し、製品採用検討段階から製品のご利用期間、そして次のビジネスにいたるお客様個々のサイクルを一貫してサポートします。 |
労働条件 |
■勤務時間 ・8:30~17:15(休憩時間60分) ・事業所により異なる、フレックスタイム制あり ■休日・休暇 ・年間休日 127日(完全週休2日・土日祝日、年末年始、夏季等) ・有給休暇 12日(初年度)~20日 ■社会保険 ・健康、雇用、労災、厚生年金 ■福利厚生その他 ・寮(独身・単身)、社宅(帯同) ※入居条件あり ・企業年金基金 ・財形貯蓄 ・厚生施設 ・退職金制度 ■教育制度 キャリア採用者研修、各種階層別研修、職能別研修等 ■受動喫煙防止取組:敷地内終日禁煙 |
応募資格 |
【必須(MUST)】 ・ロジック半導体の開発設計経験があること・新しいことにチャレンジする意欲のあること 【歓迎(WANT)】 ・FPGAやASICの開発経験があること・お客様の要求からデジタル回路の仕様を作った経験があること ・仕様に基づくRTL(Verilog-HDL)設計の経験があること |
受動喫煙対策 | 屋内禁煙 |
更新日 | 2024/11/14 |
求人番号 | 2940822 |
採用企業情報
この求人の取り扱い担当者
転職・求人情報の詳細をご覧になる場合は会員登録(無料)が必要です