転職・求人情報の詳細をご覧になる場合は会員登録(無料)が必要です
部署・役職名 | SOCパッケージ基板、応用ボード伝送路設計エンジニア |
---|---|
職種 | |
業種 | |
勤務地 | |
仕事内容 |
SoCパッケージ基板または応用システムのPCB基板、回路、アートワークの設計をご担当いただきます。 具体的には↓↓↓ ・SoCパッケージ基板/応用システムの必要要件をインタフェース規格や製品仕様から定義する ・必要要件に沿った、回路/アートワークの概略仕様の決定と、検証仕様の定義 ・回路/アートワーク設計を実施し、検証仕様に従い検証を実施 ・回路/アートワーク設計エンジニアとのコミュニケーション ・開発成果物に関する技術的な報告書の作成 ※就業場所の変更の範囲、従事すべき業務の変更の範囲については、選考時に詳細をお伝えいたします。 |
労働条件 |
契約期間:期間の定めなし 試⽤期間:あり(3カ⽉) 就業時間:8:45~17:30(基本実働7.75時間、休憩60分)*フレックス制度あり(コアタイム無し) 年間有給休暇日数:入社年度分の付与1日~23日(入社月で異なる)入社翌年度分の付与25日 年間休日数:132日(年間休日125日+特別休暇2日+夏休み(5日:各人の有休消化)) 在宅勤務制度:原則在宅勤務となっておりますが、業務習得のため出社頂く可能性もあります 社会保険:健康保険、厚⽣年⾦、労災保険、雇⽤保険 受動喫煙防⽌措置:屋内原則禁煙(喫煙専⽤室設置) *労働条件詳細については、⾯談時にお伝えします。 【勤務予定地】 東京都小平市 |
応募資格 |
【必須(MUST)】 半導体システムボードのPCB基板回路/アートワーク設計知識シミュレーションツールによる、信号品質評価の実施経験 【歓迎(WANT)】 伝送損失、反射、クロストークなどの信号品質を左右する現象に対する理解メモリデバイス(DDR、FLASH、NVM)に対する一般的な知識 MIPI、PCIeなどと言った高速I/Fに対する知識・これら高速I/Fの伝送路設計経験 |
アピールポイント | 自社サービス・製品あり 日系グローバル企業 上場企業 従業員数1000人以上 シェアトップクラス 年間休日120日以上 産休・育休取得実績あり 教育・研修制度充実 女性管理職実績あり Uターン・Iターン歓迎 マネジメント業務なし 完全土日休み フレックスタイム 月平均残業時間20時間以内 |
リモートワーク | 可 「可」と表示されている場合でも、「在宅に限る」「一定期間のみ」など、条件は求人によって異なります |
受動喫煙対策 | 屋内禁煙 |
更新日 | 2024/10/23 |
求人番号 | 3535540 |
採用企業情報
転職・求人情報の詳細をご覧になる場合は会員登録(無料)が必要です